¿Cómo se utilizan dos inversores para almacenar un bit?

Suponga que el inversor superior emite un 0. Luego, el inversor inferior verá un 0 en su entrada y emitirá un 1, lo que hace que el inversor superior vea un 1 en su entrada y continúe emitiendo un 0; Es un bucle estable.

Ahora, sin embargo, aplique un voltaje al lado derecho del par inversor (o, conecte a tierra el lado izquierdo; sale de la misma manera). Esto hará que el inversor inferior vea un 1 en su entrada, independientemente de lo que esté haciendo el inversor superior. Por lo tanto, generará un 0, haciendo que el inversor superior vea un 0 en su entrada y comience a emitir un 1. Cuando deja de aplicar el voltaje establecido, todavía tiene una situación estable, donde el inversor superior ve un 0 y sigue emitiendo un 1, y el inversor inferior ve un 1 y sigue emitiendo un 0.

Por lo tanto, al aplicar señales transitorias a un lado del par inversor o al otro, puede hacer que “flip-flop” de un estado estable al otro. Llama a uno de esos estados “0” y a uno de esos estados “1”, y así es como almacena un poco de memoria.

Intuitivamente, puede decir que ambos inversores están en modo de retroalimentación positiva, es decir, si intenta romper el bucle y rastrear el bucle, obtiene el mismo efecto (derivación positiva conduce a positivo y viceversa) …… En profundidad, en lugar de ecuaciones, intentaré explicar usando el modelo transitorio … supongo que todos los retrasos parásitos iguales a cero (es decir, bit y bit_b) llegan en el mismo instante e ignoran todos los efectos de desajuste del inversor …… nombro por encima del inversor = 1 y por debajo del inversor = 2 … supongamos que el bit = 1 , el bit 1 intenta desplegar el inversor 2 y al mismo tiempo bit_b = 0 intenta elevar el inversor 1, es decir, el efecto acumulativo que tiene lugar y después de que la línea de palabras llega a cero, intentan permanecer en el mismo estado hasta que la fuga no sea dominante …